集成電路IC后端設計培訓 |
培養(yǎng)目標 |
通過培訓使學員專項技能水平達到相當于中級技術等級;掌握集成電路基本工藝設計知識、版圖設計基礎知識,了解半導體基礎理論,能熟練使用EDA軟件軟件進行基本版圖設計。 |
培養(yǎng)對象 |
1.理工科背景,有志于數(shù)字集成電路設計工作的學生和轉(zhuǎn)行人員;
2.需要充電,提升技術水平和熟悉設計流程的在職人員;
3.集成電路設計企業(yè)的員工內(nèi)訓。
|
入學要求 |
學員學習本課程應具備下列基礎知識:
◆電路系統(tǒng)的基本概念。 |
教學優(yōu)勢 |
端海教育的數(shù)字集成電路設計課程培養(yǎng)了大批受企業(yè)歡迎的工程師。大批企業(yè)和端海
建立了良好的合作關系。端海教育的數(shù)字集成電路設計課程在業(yè)內(nèi)有著響亮的知名度。
本課程,秉承12年積累的教學品質(zhì),以IC項目實現(xiàn)為導向,老師將會與您分享數(shù)字芯片設計的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經(jīng)驗、技巧。
本課程,以實戰(zhàn)貫穿始終,讓您絕對受益匪淺! |
 |
班級規(guī)模及環(huán)境--熱線:4008699035 手機:15921673576( 微信同號) |
每期人數(shù)限3到5人。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
最近開課時間(周末班/連續(xù)班/晚班): 后端培訓開班時間:2020年6月15日 |
實驗設備 |
◆課時: 1個月時間
☆注重質(zhì)量
☆邊講邊練
☆合格學員免費推薦工作
☆合格學員免費頒發(fā)相關工程師等資格證書,提升您的職業(yè)資質(zhì)
專注高端培訓15年,端海提供的證書得到本行業(yè)的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設備請點擊這兒查看★ |
師資團隊 |
【趙老師】
大規(guī)模集成電路設計專家,10多年超大規(guī)模電路SOC芯片設計和版圖設計經(jīng)驗,參與過DSP、GPU、DTV、WIFI、手機芯片、物聯(lián)網(wǎng)芯片等芯片的研發(fā)。精通CMOS工藝流程、版圖設計和布局布線,精通SOC芯片
設計和版圖設計的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設計、驗證、DFT、PD、流片經(jīng)驗。
熟練掌握版圖設計規(guī)則并進行驗證及修改;熟練掌握Unix/Linux操作系統(tǒng);熟悉CMOS設計規(guī)則、物理設計以及芯片的生產(chǎn)流程與封裝。
【王老師】
資深IC工程師,十幾年集成電路IC設計經(jīng)驗,精通chip的規(guī)劃、數(shù)字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設計與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網(wǎng)絡芯片、手機芯片等等。
從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設計,
熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設計。
【張老師】
從事數(shù)字集成電路設計10余年,精通CMOS工藝流程、版圖設計和布局布線,精通VERILOG,VHDL語言,
擅長芯片前端設計和復雜項目實施的規(guī)劃管理,其領導開發(fā)的芯片已成功應用于數(shù)個國際知名芯片廠商之產(chǎn)品中。豐富的芯片開發(fā)經(jīng)驗,對于現(xiàn)今主流工藝下的同步數(shù)字芯片設計技術和流程有良好把握。長期專注于內(nèi)存控制器等產(chǎn)品的研發(fā),擁有數(shù)顆規(guī)模超過百萬門的數(shù)字芯片成功流片經(jīng)驗.
★更多師資力量請見端海師資團隊。 |
最新優(yōu)惠 |
◆請咨詢客服。 |
質(zhì)量保障 |
1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結束后免費提供半年的技術支持,充分保證培訓后出效果;
3、培訓合格學員可享受免費推薦就業(yè)機會。 |
|
◆ 本課程實戰(zhàn)演練使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強化練習整個芯片的生成過程,強調(diào)實戰(zhàn),實戰(zhàn),還是實戰(zhàn)!
◆ 免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設計和練習!
◆ 贈送每個工具用到的流片廠工藝庫和技術文件。
◆ 企業(yè)化項目管理方案。
|
|
集成電路IC后端設計培訓 |
第一階段
|
計算機操作系統(tǒng)UNIX應用基礎;
半導體器件原理及集成電路概論;
集成電路設計導論及流程;
版圖設計知識;
版圖設計工具及使用方法;
項目設計實踐(C)。 |
CMOS集成電路設計原理;
ASIC設計導論;
IC布局布線設計;
版圖驗證和提。
可測性設計;
項目設計實踐。 |
Top-Down設計流程;
Full-Customer設計流程;
標準單元庫設計;
單元庫的各種庫文件;
各種單元的功能,結構和版圖。 |
|
第二階段 |
1.Floor plan
2.電源規(guī)劃
3.布局、擺放
4.時鐘樹
5.布線
6.RC extraction
7.靜態(tài)時序分析(STA)
8.驗證
1)DRC
2)lvs
3)erc
9.項目實戰(zhàn)
10.數(shù)字后端全流程設計工具
11.相關工藝庫文件 |