培訓(xùn)目標(biāo)
掌握集成電路版圖設(shè)計(jì)、制造流程、原理及相關(guān)知識(shí)
掌握芯片的物理結(jié)構(gòu)分析、版圖編輯、邏輯分析、版圖物理驗(yàn)證等專業(yè)技能
學(xué)會(huì)使用相關(guān)EDA設(shè)計(jì)工具,生成可供集成電路制造用的GDSII數(shù)據(jù)
培養(yǎng)學(xué)員成為合格的版圖設(shè)計(jì)人員,懂得IC設(shè)計(jì)、版圖設(shè)計(jì)方面的專業(yè)知識(shí),熟悉制程廠的工作流程、制程原理等,具備一年左右工程師的實(shí)際設(shè)計(jì)經(jīng)驗(yàn),成為中級(jí)模擬IC版圖設(shè)計(jì)工程師。
?
培訓(xùn)內(nèi)容
一、內(nèi)容包含CMOS模擬電路工藝和基本器件,版圖設(shè)計(jì)的基本原則和技巧,學(xué)習(xí)Unix/Linux操作系統(tǒng)及命令,版圖設(shè)計(jì)常用EDA工具的安裝、調(diào)試及基本使用方法。
?
二、內(nèi)容包含目前主流生產(chǎn)工藝下的設(shè)計(jì)規(guī)則介紹,電路設(shè)計(jì)優(yōu)化、版圖平衡設(shè)計(jì)技巧、版圖驗(yàn)證技術(shù)、深亞微米IC驗(yàn)證技術(shù)、寄生參數(shù)提取技巧,以及工程應(yīng)用中常見(jiàn)問(wèn)題的實(shí)踐設(shè)計(jì)技巧,如天線效應(yīng)、閂鎖效應(yīng)、靜電保護(hù)ESD、耦合電容的考慮、以及方阻和DC Current設(shè)計(jì)等實(shí)用技巧。課程實(shí)踐內(nèi)容包括:二輸入多路開(kāi)關(guān)、寄存器、譯碼器、復(fù)雜邏輯電路、高速比較器、電流鏡、電流源、兩級(jí)運(yùn)算放大器、共源共柵放大器等多種不同難易程度的電路版圖設(shè)計(jì)。
?
三、內(nèi)容以模擬電路測(cè)試技術(shù)為主,包含關(guān)于模擬電路設(shè)計(jì)與版圖設(shè)計(jì)關(guān)系的講授、基本模擬電路測(cè)試技術(shù)和測(cè)試流程、測(cè)試電路設(shè)計(jì),亞微米工藝的規(guī)則介紹和和版圖設(shè)計(jì)趨勢(shì)分析,以及FIB技術(shù)介紹等。