![]() |
|||
![]() |
|||
本課程講授基于Synopsys EDA tools構(gòu)成的ASIC/SOC數(shù)字電路前端開發(fā)流程,學(xué)員通過(guò)運(yùn)用數(shù)字邏輯、硬件描述語(yǔ)言完成一個(gè)中等規(guī)模的專題項(xiàng)目設(shè)計(jì),在課程過(guò)程中掌握數(shù)字集成電路的coding、仿真、綜合、靜態(tài)時(shí)序分析、可測(cè)性設(shè)計(jì)、一致性驗(yàn)證等一系列數(shù)字電路前端流程中的設(shè)計(jì)技巧,最終使學(xué)員達(dá)到能獨(dú)立完成中等規(guī)模電路模塊的前端設(shè)計(jì)水平。模擬前端設(shè)計(jì)當(dāng)中建模、模擬、驗(yàn)證、優(yōu)化,以及模擬電路設(shè)計(jì)中的測(cè)試電路技術(shù)和可測(cè)性設(shè)計(jì)技術(shù)和最新的亞微米CMOS電路設(shè)計(jì)技術(shù),通過(guò)多個(gè)專題實(shí)驗(yàn)幫助學(xué)員熟悉模擬設(shè)計(jì)流程,提升學(xué)員分析、設(shè)計(jì)、優(yōu)化、測(cè)試電路的能力。本課程涵蓋模擬設(shè)計(jì)領(lǐng)域相關(guān)技術(shù)的核心內(nèi)容,注重基礎(chǔ)知識(shí)和實(shí)用技巧的講解外,還將特別講授近年發(fā)表在JSSC/ISSCC等國(guó)際一流雜志上最新的設(shè)計(jì)理念。本課程為模擬設(shè)計(jì)高端精華課程,老師將多年實(shí)踐經(jīng)驗(yàn)手把手教授,讓學(xué)員在真實(shí)的項(xiàng)目實(shí)踐環(huán)境中提升技術(shù)水平,熟練使用EDA工具,真正掌握IC設(shè)計(jì)中“漁”的手段 本課程同時(shí)講授CMOS模擬集成電路結(jié)構(gòu)的分析與設(shè)計(jì),詳細(xì)介紹在不同應(yīng)用指標(biāo)要求下的多種模擬電路模塊的設(shè)計(jì),以及設(shè)計(jì)所必須考慮的測(cè)試問(wèn)題,通過(guò)課題實(shí)踐范例和專題制作,讓學(xué)員掌握CMOS模擬集成電路的實(shí)際設(shè)計(jì)方法、實(shí)用技巧以及成熟的設(shè)計(jì)經(jīng)驗(yàn)。本課程包括以下四個(gè)教學(xué)模塊,分別是:
前端設(shè)計(jì)實(shí)用技術(shù),內(nèi)容包含CMOS模擬電路工藝與器件模型分析,版圖基本知識(shí),學(xué)習(xí)Unix/Linux操作系統(tǒng)及命令,前端設(shè)計(jì)常用EDA工具的安裝、調(diào)試及基本使用方法;
模擬設(shè)計(jì)實(shí)踐培訓(xùn),內(nèi)容包含實(shí)踐性地電流鏡電路分析與設(shè)計(jì)、參考源電路設(shè)計(jì),在此基礎(chǔ)上介紹模擬電路的噪聲模型與分析以及開關(guān)電容電路設(shè)計(jì)、放大器電路設(shè)計(jì)、運(yùn)放反饋設(shè)計(jì)、運(yùn)放穩(wěn)定性與頻率補(bǔ)償、運(yùn)算跨導(dǎo)放大器(OTA)、比較器設(shè)計(jì)等技巧。以高性能運(yùn)放和比較器為實(shí)例進(jìn)行分析與指導(dǎo),進(jìn)行AD/DA電路模型分析、SNR分析、ADC和DAC電路結(jié)構(gòu)分析、仿真驗(yàn)證技術(shù)的學(xué)習(xí)。還將以PLL、Sigma-delta ADC/DAC為設(shè)計(jì)實(shí)例,著重講述各模塊電路的劃分與設(shè)計(jì)技巧,通過(guò)專題實(shí)踐幫助學(xué)員快速熟悉、掌握模擬電路設(shè)計(jì)的流程;
前端設(shè)計(jì)高級(jí)技術(shù)進(jìn)階,內(nèi)容以業(yè)界主流的音頻產(chǎn)品為實(shí)例,進(jìn)行模擬電路設(shè)計(jì)與版圖設(shè)計(jì)的關(guān)系、測(cè)試電路技術(shù)、可測(cè)性設(shè)計(jì)技術(shù),以及亞微米CMOS電路設(shè)計(jì)技術(shù)的教學(xué); |
|||
![]() |
|||
幫助學(xué)員熟悉并掌握典型數(shù)字ASIC/SOC芯片前端開發(fā)流程和設(shè)計(jì)技巧,以及相關(guān)設(shè)計(jì)軟件的使用,課程結(jié)束后學(xué)員可積累相當(dāng)于1年左右的實(shí)際工作經(jīng)驗(yàn),能夠獨(dú)立完成ASIC/SOC中等模塊的設(shè)計(jì)。 掌握模擬集成電路基本原理與實(shí)際范例,能分析和設(shè)計(jì)各類CMOS模擬集成電路,掌握CMOS模擬電路設(shè)計(jì)流程和設(shè)計(jì)方法,可獨(dú)立完成模擬電路前端設(shè)計(jì),具備一定的實(shí)際設(shè)計(jì)經(jīng)驗(yàn),成為中級(jí)模擬IC前端設(shè)計(jì)工程師。 本培訓(xùn)在短時(shí)間內(nèi)快速提高版圖知識(shí)及實(shí)戰(zhàn)能力,具備實(shí)踐項(xiàng)目能力—— |
|||
![]() |
|||
有數(shù)字電路設(shè)計(jì)和硬件描述語(yǔ)言的基礎(chǔ)或自學(xué)過(guò)相關(guān)課程。。 |
|||
![]() |
|||
每期人數(shù)限3到5人。 | |||
![]() |
|||
上課地點(diǎn):【上!浚和瑵(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈 最近開課時(shí)間(周末班/連續(xù)班/晚班):IC設(shè)計(jì)工程師培訓(xùn)班:2020年3月16日 |
|||
![]() |
|||
☆資深工程師授課 ☆注重質(zhì)量 ☆邊講邊練 ☆合格學(xué)員免費(fèi)推薦工作 ☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì) 專注高端培訓(xùn)15年,端海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力 得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。 ★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★ |
|||
![]() |
|||
◆請(qǐng)咨詢客服。 | |||
![]() |
|||
1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽(tīng); |
|||
![]() |
|||
第一階段 集成電路前端設(shè)計(jì) |
|||
|
|||
第二階段 數(shù)字集成電路后端設(shè)計(jì) |
|||
|
|||
第三階段 IC版圖強(qiáng)化 |
|||
計(jì)算機(jī)網(wǎng)絡(luò)與UNIX應(yīng)用 UNIX是當(dāng)代最著名的多用戶、多進(jìn)程、多任務(wù)的分時(shí)操作系統(tǒng)。目前,大部分的IC
EDA軟件都是基于UNIX操作系統(tǒng)平臺(tái)的。 |
|||
半導(dǎo)體基礎(chǔ)理論 |
|||
集成電路制造工藝 ★ 集成電路制造工藝引論 |
|||
集成電路設(shè)計(jì)概論 ★ 集成電路概述 ★ 集成電路設(shè)計(jì)概述 ★ 設(shè)計(jì)流程和設(shè)計(jì)工具 ★ 國(guó)內(nèi)外集成電路技術(shù)發(fā)展概況 ★ 國(guó)內(nèi)外主要集成電路晶圓代工廠(Foundry)介紹 學(xué)習(xí)結(jié)構(gòu):教材,講義,課堂講解,多媒體課件 |
|||
集成電路設(shè)計(jì)EDA工具 ★ EDA軟件的發(fā)展概況 |
|||
基本版圖知識(shí) ★ 集成電路常用設(shè)計(jì)流程 ★ 基本版圖知識(shí) 版圖的層次 版圖設(shè)計(jì)中的注意事項(xiàng) 不同器件特性相對(duì)版圖布局的關(guān)系 ★ 設(shè)計(jì)規(guī)則和版圖驗(yàn)證 設(shè)計(jì)規(guī)則 布局布線 版圖驗(yàn)證知識(shí)(設(shè)計(jì)規(guī)則檢查DRC、電學(xué)規(guī)則檢查ERC、版圖和電路的對(duì)比檢查L(zhǎng)VS、版圖參數(shù)提取LPE) ★ 版圖設(shè)計(jì) 版圖編輯環(huán)境設(shè)置 版圖編輯軟件的使用 版圖數(shù)據(jù)文件操作基礎(chǔ)知識(shí) ★ 版圖設(shè)計(jì)實(shí)例 概述 五管單元與非門的設(shè)計(jì) 一交通路口信號(hào)燈控制器設(shè)計(jì) 學(xué)習(xí)結(jié)構(gòu):教材,講義,課堂講解,多媒體課件,操作演示(錄制配音合成),實(shí)際上機(jī)操作 |
|||
芯片的物理分析 ★ MOS集成電路的芯片解剖 芯片解剖過(guò)程 電路分析 時(shí)序邏輯分析 版圖設(shè)計(jì)規(guī)則的分析 版圖的布局布線分析 ★ 雙極型集成電路的芯片解剖 版圖識(shí)別要點(diǎn) |
|||
第三階段 | |||
1:Virtuoso Layout Editor工具介紹、正確的工作環(huán)境設(shè)定和Bindkey設(shè)定 |
|||
第三階段 模擬集成電路設(shè)計(jì) |
|||
第一部分、基本電路及理論
1.半導(dǎo)體器件原理以及模型
2.半導(dǎo)體工藝,封裝技術(shù)
3.版圖設(shè)計(jì),latch up和天線效應(yīng)
4.EDA tool,rules,Unix,Spice等工具以及語(yǔ)言使用
5.單級(jí)放大器和差分對(duì)
6.電流鏡,電流源,電壓源實(shí)驗(yàn)
7.比較器
8.一級(jí)運(yùn)放,fold-cascode實(shí)驗(yàn)
9.反饋、穩(wěn)定性理論、補(bǔ)償
10.兩級(jí)放大器,two-stage op實(shí)驗(yàn)
11.LDO專題,VCCS,buffered-LDO實(shí)驗(yàn)
12.全差分放大器,全差分放大器實(shí)驗(yàn)
第二部分、綜合應(yīng)用及業(yè)界趨勢(shì)
13.放大器應(yīng)用:濾波、驅(qū)動(dòng)、積分、加減法、乘法等
14.先進(jìn)放大器:Audio amplifier專題
15.開關(guān)電容電路
16.AD/DA原理,種類
17.Sigma-delta ADC建模,設(shè)計(jì)技巧
18.PLL專題及實(shí)驗(yàn)
19.DC-DC專題
20.Class-D專題
21.ESD技術(shù)以及發(fā)展?fàn)顩r
22.IC設(shè)計(jì)流程,工具,仿真,基本設(shè)計(jì)概念,模擬單元設(shè)計(jì) |
|||
1、代碼編寫及仿真技巧
系統(tǒng)介紹verilog語(yǔ)法規(guī)范、語(yǔ)言與電路實(shí)現(xiàn)之關(guān)系,以及RTL仿真技術(shù)、RTL代碼編寫技巧、控制單元和數(shù)據(jù)通路單元的實(shí)現(xiàn)技巧、基于Verilog語(yǔ)言的測(cè)試編碼技巧,功能驗(yàn)證及Testbench搭建的技巧。
2、綜合技術(shù)
講述綜合基礎(chǔ)、組合電路與時(shí)序電路、基于TCL的綜合流程、綜合策略、設(shè)計(jì)環(huán)境和設(shè)計(jì)約束的制定、綜合優(yōu)化的技巧、實(shí)現(xiàn)優(yōu)化結(jié)果的可綜合代碼編寫技術(shù)等。
3、可測(cè)試設(shè)計(jì)技術(shù)
基于Synopsys DFT compiler的DFT技術(shù),介紹可測(cè)性設(shè)計(jì)技術(shù)、組合電路和時(shí)序電路的測(cè)試方法、基于TCL的DFT設(shè)計(jì)實(shí)現(xiàn)的基本流程。
4、靜態(tài)時(shí)序分析技術(shù)
基于Synopsys PT的靜態(tài)時(shí)序分析技術(shù),介紹靜態(tài)時(shí)序分析、基于TCL技術(shù)的處理過(guò)程和常用的時(shí)序分析方法。
5、一致性驗(yàn)證技術(shù)介紹
介紹一致性驗(yàn)證技術(shù),使學(xué)員了解基于Synopsys Formality 的一致性驗(yàn)證方法。9、實(shí)際電流鏡設(shè)計(jì) 6、基準(zhǔn)源設(shè)計(jì)與hspice使用技巧 7、運(yùn)放設(shè)計(jì)與hspice使用技巧,二級(jí)運(yùn)放,RC二級(jí)運(yùn)放 8、比較器、振蕩器設(shè)計(jì) 9、電源系統(tǒng)設(shè)計(jì)(LDO)原理、結(jié)構(gòu)、設(shè)計(jì) 10、Virtuoso LE使用與drc, lvs、版圖設(shè)計(jì)實(shí)例 11、電源系統(tǒng)設(shè)計(jì)(DC-DC) 6、Cache控制器專題項(xiàng)目
項(xiàng)目實(shí)踐:
本課程專題實(shí)驗(yàn)是構(gòu)造一個(gè)8位CPU(8051)的外部Cache控制器,用于實(shí)現(xiàn)CPU通過(guò)LPC協(xié)議(Intel的一種主板總線協(xié)議)訪問(wèn)外部LPC FW Hub(Burst訪問(wèn))的執(zhí)行程序。本項(xiàng)目包括CPU core接口模塊,控制狀態(tài)寄存器模塊,two-way組相聯(lián)的cache控制模塊,SRAM控制模塊,LPC 接口模塊。學(xué)員可以從中學(xué)習(xí)如何從IP,標(biāo)準(zhǔn)接口spec和Cache算法入手,進(jìn)行項(xiàng)目的Architecture設(shè)計(jì),完成模塊劃分,設(shè)計(jì)spec和RTL代碼,建立仿真計(jì)劃和仿真環(huán)境,完成整個(gè)項(xiàng)目的功能仿真到綜合、STA,以及一致性驗(yàn)證,實(shí)現(xiàn)一個(gè)較完整的SOC設(shè)計(jì)流程。設(shè)計(jì)規(guī)模在萬(wàn)門級(jí)。在0.25um工藝庫(kù)下,頻率不小于100MHz。
|