亚洲国产天堂久久综合226114,亚洲va中文字幕无码毛片,亚洲av无码片vr一区二区三区,亚洲av无码乱码在线观看,午夜爽爽爽男女免费观看影院

嵌入式培訓(xùn)
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統(tǒng)一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702


課程表 聯(lián)系我 在線聊 報名 付款 我們 QQ聊
              集成電路(IC)版圖設(shè)計工程師培訓(xùn)班
   課程目標
        IC設(shè)計培訓(xùn)課程可以讓學(xué)員深入了解復(fù)雜芯片的基本模塊建立,把握時序的計算及其調(diào)整, 掌握DFT的概念和重要性及其實際應(yīng)用,了解后端的芯片流片過程以及影響芯片性能的各種因數(shù),掌握如何提高整個芯片設(shè)計的成功率和高性能,能夠獨立完成各個流程的設(shè)計,并大幅度提高個人在IC設(shè)計各個環(huán)節(jié)中的設(shè)計能力。

主要內(nèi)容:
集成電路設(shè)計流程及IC版圖設(shè)計
總體設(shè)計及布局規(guī)劃
各種電路的版圖實現(xiàn)及驗證
版圖設(shè)計中各種技術(shù)考量

實驗課內(nèi)容:
完成一個SRAM的全部版圖設(shè)計
  培養(yǎng)對象
        專注于IC設(shè)計領(lǐng)域的人和希望了解整個IC設(shè)計流程的工程師,即將介入IC 設(shè)計領(lǐng)域的畢業(yè)生,即將轉(zhuǎn)為從事半導(dǎo)體工作的人員,已經(jīng)從事IC設(shè)計,如概念工程師,設(shè)計工程師,布線工程師,測試工程師,應(yīng)用工程師,IC芯片設(shè)計項目經(jīng)理。
芯片設(shè)計培訓(xùn)
   遠程授課

  為滿足學(xué)員由于時間、地域的限制而無法參加端海的培訓(xùn),端海網(wǎng)校遠程培訓(xùn)應(yīng)運而生,端海的遠程培訓(xùn)通過專門的遠程上課軟件,能和授課工程師實時互動,能達到和面授一樣的效果。

端海授課老師會免費提供技術(shù)支持,解答學(xué)員疑惑。

上課視頻,請點擊這兒查看!

 
網(wǎng)校遠程培訓(xùn)
   入學(xué)要求

        學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識:
        ◆電路系統(tǒng)的基本概念。

   班級規(guī)模及環(huán)境--熱線:4008699035 手機:15921673576( 微信同號)
       為了保證培訓(xùn)效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限20人,多余人員安排到下一期進行。
   上課時間和地點
     最近開課時間集成電路版圖設(shè)計初級班:2020年3月16日
   實驗設(shè)備
  ◆課時: 共3個月(每晚9:00到10:00,不影響正常工作)

☆在線遠程直播授課
☆注重質(zhì)量 ☆邊講邊練

☆合格學(xué)員免費推薦工作,最新招聘信息,請點擊這兒查看!
集成電路培訓(xùn)

        本課程實戰(zhàn)演練使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強化練習(xí)整個芯片的生成過程,強調(diào)實戰(zhàn),實戰(zhàn),還是實戰(zhàn)!

        免費、無保留贈送,教學(xué)過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設(shè)計和練習(xí)!

IC工具虛擬機
   質(zhì)量保障

        1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓(xùn)班中重聽;
        2、培訓(xùn)結(jié)束后,授課老師留給學(xué)員聯(lián)系方式,保障培訓(xùn)效果,免費提供課后技術(shù)支持。
        3、培訓(xùn)合格學(xué)員可享受免費推薦就業(yè)機會。

        集成電路(IC)版圖設(shè)計培訓(xùn)班
  課程進度安排
課程大綱

第一階段

課程進度安排  
時間 課程大綱  
第一階段  
學(xué)習(xí)目標 掌握Linux基本操作,vi編輯器的使用,virtuoso軟件的操作。  
  1 Linux的用戶界面及工作站的登陸。
1.1 Linux概述
1.2 Linux系統(tǒng)訪問
1.3 Linux的圖形用戶界面
1.4 Linux的文件和目錄
1.5 文本編輯器Vi
實驗:登陸工作站,訪問相關(guān)目錄和文件,編輯文件。
 
  2 virtuoso軟件的啟動
2.1 virtuoso軟件的配置文件cds.lib
2.2 icfb的啟動:icfb
2.3 版圖建庫的文件display.drf
實驗:編輯 cds.lib文件。
啟動icfb,建立一個layout 庫,刪除一個庫。
3 virtuoso軟件的操作
3.1 快捷的默認設(shè)置。
3.2 快捷的個人設(shè)置,怎么修改快捷鍵。
3.3 Grid的設(shè)置----0.005u
3.4 繪制Path、Rectangle
實驗:編輯.cdsinit 文件。
使用快捷鍵繪制Path、Rectangle,切除、添加部分圖形。
 
 

4.
4.1 IC設(shè)計流程及
4.2IC版圖設(shè)計的作用
4.3平面半導(dǎo)體工藝和術(shù)語
4.4CMOS基本工藝過程
4.5NMOS/PMOS/NPN/PNP 及其版圖實現(xiàn)
4.6反相器的版圖實現(xiàn)
4.7版圖設(shè)計環(huán)境及工具的使用
4.8版圖編輯的快捷鍵

第二階段  
學(xué)習(xí)目標 了解IC版圖的基本概念,半導(dǎo)體的工藝流程,學(xué)會做版圖的基本器件。  
  5 半導(dǎo)體基礎(chǔ)理論、集成電路制造工藝
5.1 PN結(jié)
5.2 PN結(jié)二極管
5.3 MOS場效應(yīng)晶體管
5.4 集成電路中的器件結(jié)構(gòu)
5.5 外延生長
5.6 掩膜制版工藝
5.7 光刻
5.8 熱氧化
5.9 摻雜工藝(熱擴散、離子注入)
5.10 刻蝕
5.11 化學(xué)氣相淀積
5.12 鍍膜
6 集成電路設(shè)計概述
6.1 集成電路設(shè)計流程和設(shè)計工具
6.2 國內(nèi)外集成電路技術(shù)發(fā)展概況
6.3 國內(nèi)外主要集成電路晶圓代工廠(Foundry)介紹
 
  6 半導(dǎo)體器件原理及版圖設(shè)計
6.1 Design Rule的基本概念及內(nèi)容。
6.2 MOS管的版圖設(shè)計及剖面圖。
6.3 反相器(invter)的結(jié)構(gòu)及版圖設(shè)計
6.4 電阻的種類(well\poly\diff\mos)及版圖設(shè)計
6.5 電容的種類(mim\mom\mos)及版圖的設(shè)計
6.6 二極管及三極管的原理及版圖設(shè)計
實驗:做一個mos管,做所有的電阻和電容器件,做一個二極管及三極管。做一個invter,且把幾個invter串起來組成一個小電路。
 
  7.1并聯(lián)晶體管的版圖實現(xiàn)
7.2串聯(lián)晶體管的版圖實現(xiàn)
7.3棍棒圖
7.4二輸入與非門和或非門的版圖實現(xiàn)
7.5設(shè)計規(guī)則的介紹
7.6高驅(qū)動門及其版圖: 多指
第三階段  
學(xué)習(xí)目標 學(xué)會做StdCell并用Calibre 來檢查它的DRC和LVS。  
  8 StdCell的概念和練習(xí)
8.1 StdCell的基本概念。
8.2 兩種StdCell的區(qū)別。用在數(shù)字布線的StdCell和模擬中的StdCell。
8.3 nand2 nor2 nand3 nor3的做法。
8.4 把StdCell組合成一個模塊。
實驗:做各種StdCell并組合成一個模塊。
 
  9 DRC的概念及檢查DRC的軟件。
9.1 DRC的概念,基于Design Rule的check.
9.2 Calibre DRC的配置及操作。
9.3 DRC Command file (runset)的介紹。
9.4 DRC Results 的讀取及修改ERROR。
10 LVS的概念及檢查LVS
10.1 LVS的概念,Netlist的手工提取和自動提取。
10.2 Calibre LVS的配置及操作。
10.3 LVS Command file (runset)的介紹
10.4 LVS Report 的讀取及修改ERROR。
實驗:
1、用Calibre 檢查StdCell 的DRC及修改
2、用Calibre 檢查StdCell 的LVS及修改
 
  11.1較大晶體管的串聯(lián)版圖設(shè)計
11.2復(fù)雜邏輯電路版圖設(shè)計舉例
11.3如何進行設(shè)計規(guī)則的檢查(DRC)
11.4版圖與邏輯設(shè)計一致性驗證(LVS)
11.5層次化結(jié)構(gòu)
11.6總體設(shè)計
11.7實驗課題的布局規(guī)劃
第四階段  
學(xué)習(xí)目標 掌握做一個OPAMP的版圖設(shè)計及LVS DRC的Check。  
  12 IC layout模擬模塊設(shè)計
12.1 OPAMP的原理及版圖設(shè)計
12.2 交差對稱的概念及版圖設(shè)計(很重要)
12.3 Dummy的概念、原理及如何添加dummy
實驗:做交差對稱,注意dummy.
 
  12.4 屏蔽線(Shielding line)的作用及做法。
12.5 其它對稱的概念及版圖設(shè)計
12.6 不同器件特性相對版圖布局的關(guān)系
12.7 關(guān)鍵線的連接
12.8 電源和地線的連接
12.9 LVS DRC check
驗:完成OP版圖,及LVS DRC的check。
 
  13.1SRAM的設(shè)計結(jié)構(gòu)
13.26管SRAM單元
13.3寄存器
13.4陣列概念
13.5傳輸門
13.6應(yīng)用傳輸門實現(xiàn)異或門
13.7譯碼器設(shè)計
13.8平衡二輸入與非門/或非門的版圖設(shè)計
13.9三態(tài)反向器
第五階段
學(xué)習(xí)目標 掌握Bias模塊的做法,掌握多模塊的布局和版圖的優(yōu)化。
  14 bias模塊的對稱性及多個模塊的布局
14.1 Bias的原理
14.2 Bias的對稱及布局
14.3 三極管的對稱及布局

實驗:做一個bias,注意對稱及布局
  14.4 多個模塊的布局
14.5 模塊間的關(guān)系與布局
14.6 關(guān)鍵信號線的布局
14.7 大功率器件的擺放和對其它模塊的影響
14.8 電源和地線的連接
實驗:1 多個模塊的布局
2 多個模塊整合為一個模塊。
第六階段
學(xué)習(xí)目標 掌握 IC layout可靠性分析,并優(yōu)化版圖。
  15 IC layout 的可靠性分析
15.1 Latch up的原理和易發(fā)生Latch up的地方
15.2 IC layout中如何預(yù)防Latch up的發(fā)生。
15.3 大功率器件的擺放和安全。
15.4 電流密度的概念及實際情況的計算
15.5 大功率器件上的Metal線的電流密度計算
15.6 ESD靜電防范措施,ESD器件的做法
15.7 ESD 器件的放電通路。
15.8 幾種ESD放電Model。
  16.1CMOS工藝過程中的閂鎖(Latch up)效應(yīng)
16.2襯底/阱接觸孔
16.3CMOS電阻電容的實現(xiàn)
16.4保護鏈
16.5電阻電容的計算
16.6寄生的電阻電容
16.7串聯(lián)及并聯(lián)電容
16.8識別標志,版圖表及劃片槽
  實驗:1做一個大功率的器件,注意預(yù)防Latch Up
2 計算大功率器件上的電流密度,電源線是不是足夠。
3 做一個ESD器件,注意ESD器件的放電通路。
第七階段
學(xué)習(xí)目標 掌握Chip 的概念及布局,完成一個chip。
  17 Chip 的概念及布局
17.1 PAD的概念和做法
17.2 Under PAD的器件做法及對PAD的要求。
17.3 ESD器件和PAD及內(nèi)部模塊的連接
17.4 電源和地線間的ESD放電通路,Power clamp的版圖設(shè)計。
17.5 當對任意PAD打ESD時的放電通路。
17.6 ESD器件和內(nèi)部的隔離
17.7 Sealring的概念和做法。
17.8 劃片道的概念及通常大小
17.9 Density的概念和原因及添加Density的方法。
17.10 Antenna現(xiàn)象的發(fā)生及修改。
  18.1.電源總線及信號總線
18.2 版圖中非懸空輸入
18.3 ESD電路
18.4 IC 功耗
18.5 雙極工藝介紹
18.6 模擬電路及其版圖設(shè)計
  實驗:
1 做一個PAD。
2 把PAD放在ESD器件上面,即做一個Under PAD的器件。
4 完成一個完整的chip
第八階段
學(xué)習(xí)目標 掌握反向的layout 的軟件和提取方法。了解Tapeout的流程。
  19 反向提取軟件
19.1 如何操作反向軟件
19.2 如何提取版圖
19.3 把版圖轉(zhuǎn)化成電路圖。
實驗:
使用反向軟件提取一個電路圖。
  20 Tapeout的概念
20.1 Tapeout的檢查和驗證
20.2 Tapeout中的問題及和晶圓代工廠(Foundry)的溝通
20.3 數(shù)據(jù)的導(dǎo)出和
20.4 Tapeout后的IP Merge
20.5 E-job view 的概念及做法。